Ddram - Hitachi M300N Service Manual

Notebook compute
Table of Contents

Advertisement

Schematic Diagrams

DDRAM

Sheet 7 of 29
DDRAM
B - 8 DDRAM (71-M3000-D04)
+2.5V
JDIM1
M_AA_FR_0
[9]
M_AA_FR_0
M_AA1
112
A0
M_AA2
111
[5,9]
M_AA[2:1]
A1
110
A2
M_AA_FR_3
109
[9]
M_AA_FR_3
A3
M_AA4
108
A4
M_AA5
107
[5,9]
M_AA[5:4]
A5
M_AA_FR_6
106
A6
M_AA_FR_7
105
[9]
M_AA_FR_[12:6]
A7
M_AA_FR_8
102
A8
M_AA_FR_9
101
A9
M_AA_FR_10
115
A10/AP
M_AA_FR_11
100
A11
M_AA_FR_12
99
A12
117
[9]
M_BS0_FR#
BA0
116
[9]
M_BS1_FR#
BA1
[9]
M_DM_R_[8:0]
M_DM_R_0
12
DM0
M_DM_R_1
26
DM1
M_DM_R_2
48
DM2
M_DM_R_3
62
DM3
M_DM_R_4
134
DM4
M_DM_R_5
148
DM5
M_DM_R_6
170
DM6
M_DM_R_7
184
DM7
M_DM_R_8
78
DM8
[9]
M_DQS_R[8:0]
M_DQS_R0
11
DQS0
M_DQS_R1
25
DDRAM
DQS1
M_DQS_R2
47
DQS2
M_DQS_R3
61
DQS3
M_DQS_R4
133
DQS4
M_DQS_R5
147
DQS5
M_DQS_R6
169
DQS6
M_DQS_R7
183
DQS7
M_DQS_R8
77
DQS8
118
[9]
M_RAS_FR#
RAS#
119
[9]
M_WE_FR#
WE#
120
[9]
M_CAS_FR#
CAS#
121
[5,9]
M_CS0#
S0#
122
[5,9]
M_CS1#
S1#
96
[5,9]
M_CKE0
CKE0
95
[5,9]
M_CKE1
CKE1
35
[5]
M_CLK_DDR0
CK0
37
[5]
M_CLK_DDR0#
CK0#
160
[5]
M_CLK_DDR1
CK1
158
[5]
M_CLK_DDR1#
CK1#
89
[5]
M_CLK_DDR2
CK2
91
[5]
M_CLK_DDR2#
CK2#
SMB_ICHDATA
193
[10,12,14]
SMB_ICHDATA
SDA
SMB_ICHCLK
195
[10,12,14]
SMB_ICHCLK
SCL
[9]
M_CB_R[7:0]
M_CB_R0
71
CB0
M_CB_R1
73
CB1
M_CB_R2
79
CB2
M_CB_R3
83
CB3
M_CB_R4
72
CB4
M_CB_R5
74
CB5
M_CB_R6
80
CB6
M_CB_R7
84
CB7
+3VS
SM_VREF_DIMM
1
VREF
2
VREF
197
VDDSPD
199
VDDID
Z0805
C421
C464
C426
R444
0.1uF
0.1uF
0.1uF
10K
+2.5V
+5V
R436
10K 1%
U38
Z0801
3
+
1
SM_VREF_DIMM
4
R441
R440
-
C411
C412
0
*TLV2461
9.76K 1%
1uF
0.01uF
M_DATA_R_[63:0]
M_DATA_R_[63:0] [9]
DDR SO-DIMM_R
5
M_DATA_R_0
5
DQ0
DQ0
7
M_DATA_R_1
7
DQ1
DQ1
13
M_DATA_R_2
13
DQ2
DQ2
17
M_DATA_R_3
17
DQ3
DQ3
6
M_DATA_R_4
6
DQ4
DQ4
8
M_DATA_R_5
8
DQ5
DQ5
14
M_DATA_R_6
14
DQ6
DQ6
18
M_DATA_R_7
18
DQ7
DQ7
19
M_DATA_R_8
19
DQ8
DQ8
23
M_DATA_R_9
23
DQ9
DQ9
29
M_DATA_R_10
29
DQ10
DQ10
31
M_DATA_R_11
31
DQ11
DQ11
20
M_DATA_R_12
20
DQ12
DQ12
24
M_DATA_R_13
24
DQ13
DQ13
30
M_DATA_R_14
30
DQ14
DQ14
32
M_DATA_R_15
32
DQ15
DQ15
41
M_DATA_R_16
41
DQ16
DQ16
43
M_DATA_R_17
43
DQ17
DQ17
49
M_DATA_R_18
49
DQ18
DQ18
53
M_DATA_R_19
53
DQ19
DQ19
42
M_DATA_R_20
42
DQ20
DQ20
44
M_DATA_R_21
44
DQ21
DQ21
50
M_DATA_R_22
50
DQ22
DQ22
54
M_DATA_R_23
54
DQ23
DQ23
55
M_DATA_R_24
55
DQ24
DQ24
59
M_DATA_R_25
59
DQ25
DQ25
65
M_DATA_R_26
65
DQ26
DQ26
67
M_DATA_R_27
67
DQ27
DQ27
56
M_DATA_R_28
56
DQ28
DQ28
60
M_DATA_R_29
60
DQ29
DQ29
66
M_DATA_R_30
66
DQ30
DQ30
68
M_DATA_R_31
68
DQ31
DQ31
127
M_DATA_R_32
127
DQ32
DQ32
129
M_DATA_R_33
129
DQ33
DQ33
135
M_DATA_R_34
135
DQ34
DQ34
139
M_DATA_R_35
139
DQ35
DQ35
128
M_DATA_R_36
128
DQ36
DQ36
130
M_DATA_R_37
130
DQ37
DQ37
136
M_DATA_R_38
136
DQ38
DQ38
140
M_DATA_R_39
140
DQ39
DQ39
141
M_DATA_R_40
141
DQ40
DQ40
145
M_DATA_R_41
145
DQ41
DQ41
151
M_DATA_R_42
151
DQ42
DQ42
153
M_DATA_R_43
153
DQ43
DQ43
142
M_DATA_R_44
142
DQ44
DQ44
146
M_DATA_R_45
146
DQ45
DQ45
152
M_DATA_R_46
152
DQ46
DQ46
154
M_DATA_R_47
154
DQ47
DQ47
163
M_DATA_R_48
163
DQ48
DQ48
165
M_DATA_R_49
165
DQ49
DQ49
171
M_DATA_R_50
171
DQ50
DQ50
175
M_DATA_R_51
175
DQ51
DQ51
164
M_DATA_R_52
164
DQ52
DQ52
166
M_DATA_R_53
166
DQ53
DQ53
172
M_DATA_R_54
172
DQ54
DQ54
176
M_DATA_R_55
176
DQ55
DQ55
177
M_DATA_R_56
177
DQ56
DQ56
181
M_DATA_R_57
181
DQ57
DQ57
187
M_DATA_R_58
187
DQ58
DQ58
189
M_DATA_R_59
189
DQ59
DQ59
178
M_DATA_R_60
178
DQ60
DQ60
182
M_DATA_R_61
182
DQ61
DQ61
188
M_DATA_R_62
188
DQ62
DQ62
190
M_DATA_R_63
190
DQ63
DQ63
85
TZ0801
85
[5,9]
M_CKE1
DU
DU
123
Z0802
Z0803
123
DU
T
T
DU
124
TZ0802
124
[5,9]
M_CS1#
DU
DU
200
TZ0803
TZ0807
200
DU
DU
86
TZ0804
86
[5,9]
M_CKE0
DU/RESET#
DU/RESET#
97
TZ0805
97
DU/A13
[5,9]
M_CS0#
DU/A13
TZ0808
98
TZ0806
98
DU/BA2
DU/BA2
194
+3VS
Z0804
194
SA0
SA0
196
196
SA1
SA1
198
198
SA2
SA2
R462
10K
+2.5V
C423
C462
C453
C439
C437
C461
C457
C438
C445
C443
C441
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
10uF/10V
+3VS
[3,4,5,6,7,10,11,12,13,14,16,17,18,19,21,23,26,27,28]
+2.5V
[5,7,12,18,22]
+5V
[14,15,16,22,25,26,28]
+2.5V
JDIM2
DDR SO-DIMM
M_AA0
M_AA0
112
M_AB1
A0
111
M_AB2
A1
M_AB[2:1] [5,9]
110
A2
109
M_AA3
A3
M_AA3
108
M_AB4
A4
107
M_AB5
A5
M_AB[5:4] [5,9]
106
M_AA6
A6
105
M_AA7
A7
M_AA[12:6] [5,9]
102
M_AA8
A8
101
M_AA9
A9
115
M_AA10
A10/AP
100
M_AA11
A11
99
M_AA12
A12
117
M_BS0#
[5,9]
BA0
116
BA1
M_BS1#
[5,9]
M_DM_R_[8:0] [9]
12
M_DM_R_0
DM0
26
M_DM_R_1
DM1
48
M_DM_R_2
DM2
62
M_DM_R_3
DM3
134
M_DM_R_4
DM4
148
M_DM_R_5
DM5
170
M_DM_R_6
DM6
184
M_DM_R_7
DM7
78
M_DM_R_8
DM8
M_DQS_R[8:0] [9]
11
M_DQS_R0
DQS0
DDRAM
25
M_DQS_R1
DQS1
47
M_DQS_R2
DQS2
61
M_DQS_R3
DQS3
133
M_DQS_R4
DQS4
147
M_DQS_R5
DQS5
169
M_DQS_R6
DQS6
183
M_DQS_R7
DQS7
77
M_DQS_R8
DQS8
118
M_RAS#
[5,9]
RAS#
119
WE#
M_WE#
[5,9]
120
M_CAS#
[5,9]
CAS#
121
S0#
M_CS2#
[5,9]
122
M_CS3#
[5,9]
S1#
96
CKE0
M_CKE2
[5,9]
95
M_CKE3
[5,9]
CKE1
35
CK0
M_CLK_DDR3 [5]
37
M_CLK_DDR3# [5]
CK0#
160
CK1
M_CLK_DDR4 [5]
158
M_CLK_DDR4# [5]
CK1#
89
CK2
M_CLK_DDR5 [5]
91
M_CLK_DDR5# [5]
CK2#
193
SMB_ICHDATA [10,12,14]
SDA
195
SCL
SMB_ICHCLK [10,12,14]
M_CB_R[7:0] [9]
71
M_CB_R0
CB0
73
M_CB_R1
CB1
79
M_CB_R2
CB2
83
M_CB_R3
CB3
72
M_CB_R4
CB4
74
M_CB_R5
CB5
80
M_CB_R6
CB6
84
M_CB_R7
CB7
+3VS
1
SM_VREF_DIMM
VREF
2
VREF
197
VDDSPD
199
VDDID
Z0806
R458
C451
C465
C469
0.1uF
0.1uF
10K
0.1uF
+2.5V
C442
C470
C424
C463
C444
C458
C456
C454
C471
C455
C422
C446
C460
10uF/10V
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
10uF/10V
[5,9]
[5,9]
C459
10uF/10V

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

M310n

Table of Contents