Motorola DSP56309 User Manual page 22

24-bit digital signal processor
Table of Contents

Advertisement

CRB FSL0 and FSL1 Bit Operation (FSR = 0) . . . . . . . . . . . . . 7-19
CRB SYN Bit Operation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-20
Figure 7-13
CRB MOD Bit Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-21
Port Data Register (PDR) (PDRC X:$FFFFBD) . . . . . . . . . . . . 7-45
SCI Control Register (SCR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-5
SCI Status Register (SSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-5
SCI Clock Control Register (SCCR) . . . . . . . . . . . . . . . . . . . . . . 8-5
SCI Data Word Formats . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-6
16 x Serial Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-16
SCI Baud Rate Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-18
SCI Programming Model Data Registers . . . . . . . . . . . . . . . . . 8-19
Port E Control Register (PCRE) . . . . . . . . . . . . . . . . . . . . . . . . 8-27
Port E Direction Register (PRRE) . . . . . . . . . . . . . . . . . . . . . . . 8-28
Port E Data Register (PDRE) . . . . . . . . . . . . . . . . . . . . . . . . . . 8-29
Triple Timer Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . 9-4
MOTOROLA
DSP56309UM/D
xix

Advertisement

Table of Contents
loading

Table of Contents